MOS管逻辑电路的五种基本逻辑门电路特性,通常指 NMOS/PMOS 或 CMOS 组合实现的逻辑门。下面我帮你整理成清晰的表格与解析。
1️⃣ 五种基本门电路
MOS逻辑电路常用五种基本门电路:
序号门电路符号特性说明1与门 (AND)Y=A⋅BY = A \cdot BY=A⋅B输出为 1 当且仅当所有输入为 1。NMOS串联、PMOS并联实现。2或门 (OR)Y=A+BY = A + BY=A+B输出为 1 当任一输入为 1。NMOS并联、PMOS串联实现。3非门 (NOT)Y=A‾Y = \overline{A}Y=A输出与输入相反。CMOS中用一个PMOS和一个NMOS组成反相器。4与非门 (NAND)Y=A⋅B‾Y = \overline{A \cdot B}Y=A⋅B输出为 0 当且仅当所有输入为 1。CMOS中NMOS串联,PMOS并联,实现反相。5或非门 (NOR)Y=A+B‾Y = \overline{A + B}Y=A+B输出为 1 当所有输入为 0。CMOS中NMOS并联,PMOS串联,实现反相。
2️⃣ MOS逻辑门电路实现特点
NMOS/PMOS组合(CMOS):
NMOS:导通时低阻,拉低输出。
PMOS:导通时低阻,拉高输出。
CMOS电路:功耗低、噪声大、抗干扰强。
电路实现规则:
与门(AND) → NMOS串联,PMOS并联
或门(OR) → NMOS并联,PMOS串联
非门(NOT) → NMOS + PMOS串联(CMOS反相器)
与非门(NAND) → CMOS实现,输出反向
或非门(NOR) → CMOS实现,输出反向
电气特性:
电压电平:逻辑高/低接近 VDDV_{DD}VDD / 0V
开关速度:受 MOS 封装和负载电容影响
功耗:CMOS 静态功耗很低,动态功耗随开关频率增加
3️⃣ 简化电路图示意(CMOS)
NOT: A -> Y
VDD
|
P
|
+---- Y
|
N
|
GND
P:PMOS
N:NMOS
其他门电路可以按串联/并联规则扩展。